2
关注
2610
浏览

系统最高速度计算(最快时钟频率)和流水线设计思想?

您还未登录!暂时最多只可查看 1 条回答

登录! 还没有账号?去注册

LX3345680188 二阶会员 用户来自于: 上海市
2021-12-28 22:11

同步电路的速度是指同步系统时钟的速度,同步时钟愈快,电路处理数据的时间间隔越短,电路在单位时间内处理的数据量就愈大。假设Tco是触发器的输入数据被时钟打入到触发器到数据到达触发器输出端的延时时间(Tco=Tsetpup+Thold);Tdelay是组合逻辑的延时;Tsetup是D触发器的建立时间。

假设数据已被时钟打入D触发器,那么数据到达第一个触发器的Q输出端需要的延时时间是Tco,经过组合逻辑的延时时间为Tdelay,然后到达第二个触发器的D端,要希望时钟能在第二个触发器再次被稳定地打入触发器,则时钟的延迟必须大于Tco+Tdelay+Tsetup,也就是说最小的时钟周期Tmin =Tco+Tdelay+Tsetup,即最快的时钟频率Fmax =1/Tmin。

FPGA开发软件也是通过这种方法来计算系统最高运行速度Fmax。因为Tco和Tsetup是由具体的器件工艺决定的,故设计电路时只能改变组合逻辑的延迟时间Tdelay,所以说缩短触发器间组合逻辑的延时时间是提高同步电路速度的关键所在。由于一般同步电路都大于一级锁存,而要使电路稳定工作,时钟周期必须满足最大延时要求。故只有缩短最长延时路径,才能提高电路的工作频率。可以将较大的组合逻辑分解为较小的N块,通过适当的方法平均分配组合逻辑,然后在中间插入触发器,并和原触发器使用相同的时钟,就可以避免在两个触发器之间出现过大的延时,消除速度瓶颈,这样可以提高电路的工作频率。

这就是所谓"流水线"技术的基本设计思想,即原设计速度受限部分用一个时钟周期实现,采用流水线技术插入触发器后,可用N个时钟周期实现,因此系统的工作速度可以加快,吞吐量加大。注意,流水线设计会在原数据通路上加入延时,另外硬件面积也会稍有增加。



关于作者

问题动态

发布时间
2021-12-28 22:10
更新时间
2021-12-28 22:11
关注人数
2 人关注

相关问题

最终灭菌医疗器械包装系统有哪些标准要求
我的系统配备有UPS,因此对于断电异常有硬件上的保障措施,在此基础上我是否在确认工作中就不必要考虑断电再恢复测试,在管理上SOP中不考虑断电异常处理?
洁净区多个房间如果温湿度不同时如何调节空调系统?
磁共振成像系统中多个接收线圈联合使用时,注册申报资料应注意哪些问题?
我有一个计算机化系统,是关键系统,目前在用状态,但是没有做验证,前期的信息可能也不全,如何处理?
含有输送系统或配件的无源血管植入器械,植入部件和输送系统或配件是否需要分别进行生物学评价?
计算机化系统验证做到OQ了,现在某些流程需要变动,那原先做的URS,DQ以及供应商给的FDS是否都要升版?
非最终灭菌产品,车间停产6个月,空调系统,水系统做适当的检测,还是应该再验证?
纯化水系统中臭氧消毒浓度要求是什么?
哪些单位需要登录新的医疗器械不良事件监测上报系统?

推荐内容

时序约束的概念和基本策略?
同步电路和异步电路的区别?
为什么触发器要满足建立时间和保持时间?
附加约束的作用?
IC设计过程中将寄生效应的怎样反馈影响设计师的设计方案?
FPGA和CPLD的区别?
什么是亚稳态?为什么两级触发器可以防止亚稳态传播?
FPGA设计中对时钟的使用?(例如分频等)
变压器绝缘损坏该如何处理?
IC设计前端到后端的流程和EDA工具?