2
关注
3991
浏览

你知道那些常用逻辑电平?TTL与COMS电平可以直接互连吗?

您还未登录!暂时最多只可查看 1 条回答

登录! 还没有账号?去注册

LX3345680188 二阶会员 用户来自于: 上海市
2021-12-28 22:31

常用逻辑电平:TTL、CMOS、LVTTL、LVCMOS、ECL(Emitter Coupled Logic)、PECL(Pseudo/Positive Emitter Coupled Logic)、LVDS(Low Voltage Differential Signaling)、GTL(Gunning Transceiver Logic)、BTL(Backplane Transceiver Logic)、ETL(enhanced transceiver logic)、GTLP(Gunning Transceiver Logic Plus);RS232、RS422、RS485(12V,5V,3.3V);




也有一种答案是:常用逻辑电平:12V,5V,3.3V。




TTL和CMOS 不可以直接互连,由于TTL是在0.3-3.6V之间,而CMOS则是有在12V的有在5V的。CMOS输出接到TTL是可以直接互连。TTL接到 CMOS需要在输出端口加一上拉电阻接到5V或者12V。




用CMOS可直接驱动TTL;加上拉电阻后,TTL可驱动CMOS.




上拉电阻用途:


1、当TTL电路驱动COMS电路时,如果TTL电路输出的高电平低于COMS电路的最低高电平(一般为3.5V),这时就需要在TTL的输出端接上拉电阻,以提高输出高电平的值。


2、OC门电路必须加上拉电阻,以提高输出的高电平值。


3、为加大输出引脚的驱动能力,有的单片机管脚上也常使用上拉电阻。


4、在COMS芯片上,为了防止静电造成损坏,不用的管脚不能悬空,一般接上拉电阻产生降低输入阻抗,提供泄荷通路。


5、芯片的管脚加上拉电阻来提高输出电平,从而提高芯片输入信号的噪声容限增强抗干扰能力。


6、提高总线的抗电磁干扰能力。管脚悬空就比较容易接受外界的电磁干扰。


7、长线传输中电阻不匹配容易引起反射波干扰,加上下拉电阻是电阻匹配,有效的抑制反射波干扰。


上拉电阻阻值的选择原则包括:


1、从节约功耗及芯片的灌电流能力考虑应当足够大;电阻大,电流小。


2、从确保足够的驱动电流考虑应当足够小;电阻小,电流大。


3、对于高速电路,过大的上拉电阻可能边沿变平缓。综合考虑以上三点,通常在1k到10k之间选取。对下拉电阻也有类似道理。


OC门电路必须加上拉电阻,以提高输出的高电平值。


OC门电路要输出“1”时才需要加上拉电阻不加根本就没有高电平


在有时我们用OC门作驱动(例如控制一个 LED)灌电流工作时就可以不加上拉电阻


总之加上拉电阻能够提高驱动能力。

关于作者

问题动态

发布时间
2021-12-28 22:30
更新时间
2021-12-28 22:31
关注人数
2 人关注

推荐内容

附加约束的作用?
IC设计过程中将寄生效应的怎样反馈影响设计师的设计方案?
同步电路和异步电路的区别?
FPGA设计中如何实现同步时序电路的延时?
什么是亚稳态?为什么两级触发器可以防止亚稳态传播?
对于多位的异步信号如何进行同步?
系统最高速度计算(最快时钟频率)和流水线设计思想?
什么是"线与"逻辑,要实现它,在硬件特性上有什么具体要求?
电气常用的攻牙丝锥和钻头的选择有哪些?
Xilinx中与全局时钟资源和DLL相关的硬件原语?