2
关注
2212
浏览

系统最高速度计算(最快时钟频率)和流水线设计思想?

您还未登录!暂时最多只可查看 1 条回答

登录! 还没有账号?去注册

LX3345680188 二阶会员 用户来自于: 上海市
2021-12-28 22:11

同步电路的速度是指同步系统时钟的速度,同步时钟愈快,电路处理数据的时间间隔越短,电路在单位时间内处理的数据量就愈大。假设Tco是触发器的输入数据被时钟打入到触发器到数据到达触发器输出端的延时时间(Tco=Tsetpup+Thold);Tdelay是组合逻辑的延时;Tsetup是D触发器的建立时间。

假设数据已被时钟打入D触发器,那么数据到达第一个触发器的Q输出端需要的延时时间是Tco,经过组合逻辑的延时时间为Tdelay,然后到达第二个触发器的D端,要希望时钟能在第二个触发器再次被稳定地打入触发器,则时钟的延迟必须大于Tco+Tdelay+Tsetup,也就是说最小的时钟周期Tmin =Tco+Tdelay+Tsetup,即最快的时钟频率Fmax =1/Tmin。

FPGA开发软件也是通过这种方法来计算系统最高运行速度Fmax。因为Tco和Tsetup是由具体的器件工艺决定的,故设计电路时只能改变组合逻辑的延迟时间Tdelay,所以说缩短触发器间组合逻辑的延时时间是提高同步电路速度的关键所在。由于一般同步电路都大于一级锁存,而要使电路稳定工作,时钟周期必须满足最大延时要求。故只有缩短最长延时路径,才能提高电路的工作频率。可以将较大的组合逻辑分解为较小的N块,通过适当的方法平均分配组合逻辑,然后在中间插入触发器,并和原触发器使用相同的时钟,就可以避免在两个触发器之间出现过大的延时,消除速度瓶颈,这样可以提高电路的工作频率。

这就是所谓"流水线"技术的基本设计思想,即原设计速度受限部分用一个时钟周期实现,采用流水线技术插入触发器后,可用N个时钟周期实现,因此系统的工作速度可以加快,吞吐量加大。注意,流水线设计会在原数据通路上加入延时,另外硬件面积也会稍有增加。



关于作者

问题动态

发布时间
2021-12-28 22:10
更新时间
2021-12-28 22:11
关注人数
2 人关注

相关问题

自控系统PCS基于rockwell的平台二次开发的,但PCS的界面没有 audit trail 这个功能,能否使用Rockwell平台自带的系统监视浏览插件作为审计追踪功能使用,不做确认?
经导管心脏瓣膜及输送系统已临床试验并获境内上市,之后在未发生其他变化的情况下,仅针对输送系统进行改进,选择哪种临床路径申报合适?
对于计算机系统的验证,不同的系统(比如MES\DMS\QMS等等),因为不同的应用需求而有不同的URS,从而有不同的功能方面的验证。但他们都是计算机系统,对于验证,也因此会有相同的方面的吧?
空调净化系统的高效过滤器是如何检漏的
如果顾客没有与组织沟通,我们(组织)的系统该如何领会适用的法律法规要求?
数据完整性中的计算机系统上的每个工作流均需要被验证吗?
请教大家一个问题, 纯化水系统取样,为什么在取样前需要排水呢?在正常使用过程中为什么不在使用前排水呢?
防止纯化水系统增压泵空转的措施?
水系统loop增加多个水点,需要URS吗?还是变更控制即可?
新车间新的水系统,纯化水第一阶段3周,计划再第一阶段第一周结束开始进行注射用水第一阶段验证,是否合规?

推荐内容

MOORE 与 MEELEY状态机的特征?
FPGA设计中如何实现同步时序电路的延时?
对于多位的异步信号如何进行同步?
FPGA中可以综合实现为RAM/ROM/CAM的三种资源及其注意事项?
HDL语言的层次概念?
同步电路和异步电路的区别?
电源输入频率描述为50-60Hz与50/60Hz有什么区别?
时序设计的实质?
Xilinx中与全局时钟资源和DLL相关的硬件原语?
时序约束的概念和基本策略?